题目
43.(9分)某32位计算机,CPU主频为800MHz,Cache命中时的 CPI为 4,Cache 块大小为32字节;主存采用8体交叉存储方式,每个体的存储字长为32位、存储周期为 40 ns;存储器总线宽度为32位,总线时钟频率为 200 MHz,支持突发传送总线事务。每次读突发传送总线事务的过程句括∶ 送首地址和命令、存储器准备数据、传送数据。每次突发传送32字节,传送地址或32位数据均需要一个总线时钟周期。请回答下列问题,要求给出理由或计算过程。
(1)CPU 和总线的时钟周期各为多少?总线的带宽(即最大数据传输率)为多少?
(2)Cache缺失时,需要用几个读突发传送总线事务来完成一个主存块的读取?
(3)存储器总线完成一次读突发传送总线事务所需的时间是多少?
(4)若程序 BP 执行过程中,共执行了 100条指令,平均每条指令需进行 1.2 次访存,Cache缺失率为 5%,不考虑替换等开销,则BP 的 CPU执行时间是多少?
(1)CPU的时钟周期为∶1/800 MHz=1.25ns。(1分)
总线的时钟周期为∶1/200 MHz=5 ns。(1分)
总线带宽为∶4B×200 MHz=800 MB/s或4B/5 ns=800 MB/s。(1分)
(2)Cache 块大小是32 B,因此Cache缺失时需要一个读突发传送总线事务读取一个主存块。(1分)
(3)一次读突发传送总线事务包括一次地址传送和 32 B 数据传送∶用1 个总线时钟周期传输地址;每隔 40 ns/8= 5ns 启动一个体工作(各进行1次存取),第一个体读数据花费 40 ns,之后数据存取与数据传输重叠;用8 个总线时钟周期传输数据。读突发传送总线事务时间∶5ns +40 ns +8×5ns=85ns。(2分)
(4)BP的 CPU执行时间包括 Cache 命中时的指令执行时间和Cache 缺失时带来的额外开销。命中时的指令执行时间∶100×4×1.25 ns = 500 ns。(1 分)指令执行过程中Cache 缺失时的额外开销∶1.2×100×5%×85 ns = 510 ns。BP 的CPU执行时间∶500 ns+510 ns=1 010 ns。(2分)
【评分说明】
①执行时间采用如下公式计算时,可酌情给分。
执行时间=指令条数×CPI×时钟周期×命中率+访存次数×缺失率×缺失损失
②计算公式正确但运算结果不正确时,可酌情给分。

多做几道

41.(10 分)带权图(权值非负,表示边连接的两顶点间的距离)的最短路径问题是找出从初始顶点到目标顶点之间的一条最短路径。假设从初始顶点到目标顶点之间存在路径,现有一种解决该问题的方法∶
①设最短路径初始时仅包含初始顶点,令当前顶点u为初始顶点;
② 选择离u最近且尚未在最短路径中的一个顶点v,加入最短路径中,修改当前顶点u=v;
③ 重复步骤②,直到u是目标顶点时为止。
请问上述方法能否求得最短路径?若该方法可行,请证明之;否则,请举例说明。
42. (5分)已知一个带有表头结点的单链表,结点结构为
Data/link
假设该链表只给出了头指针 list。在不改变链表的前提下,请设计一个尽可能高效的算法;查找链表中倒数第k个位置上的结点(k为正整数)。若查找成功,算法输出该结点的 data 域的值,并返回1∶否则,只返回0。要求∶
1)描述算法的基本设计思想。
2)描述算法的详细实现步骤。
3)根据设计思想和实现步骤,采用程序设计语言描述算法(使用C、C++或 Java 语言实现),关键之处请给出简要注释。
43.(8分)某计算机的CPU主频为 500Mz,CPI为5(即执行每条指令平均需5个时钟周期)。假定某外设的数据传输率为 0.5MB/s,采用中断方式与主机进行数据传送,以 32 位为传输单位,对应的中断服务程序包含 18条指令,中断服务的其他开销相当于2条指令的执行时间。请回答下列问题,要求给出计算过程。
1)在中断方式下,CPU用于该外设I/O的时间占整个CPU时间的百分比是多少?
2)当该外设的数据传输率达到5MB/s 时,改用DMA 方式传送数据。假定每次 DMA传送块大小为 5000B,且DMA预处理和后处理的总开销为 500个时钟周期,则 CPU用于该外设 I/O 的时间占整个 CPU时间的百分比是多少(假设 DMA与CPU 之间没有访存冲突)?
44.(13 分)某计算机字长为16位,采用16位定长指令字结构,部分数据通路结构如下图所示,图中所有控制信号为1时表示有效、为 0时表示无效。例如,控制信号MDRinE 为1表示允许数据从 DB打入 MDR,MDRin为1表示允许数据从内总线打入 MDR。假设 MAR 的输出一直处于使能状态。加法指令"ADD(R1),RO"的功能为(RO)+(R1))→(R1),即将R0中的数据与 R1的内容所指主存单元的数据相加,并将结果送入 R1的内容所指主存单元中保存。
下表给出了上述指令取指和译码阶段每个节拍(时钟周期)的功能和有效控制信号。请按表中描述方式用表格列出指令执行阶段每个节拍的功能和有效控制信号。
时钟:功能/有效控制信号
C1:MAR←(PC)/PCout, MARin
C2:MDR←M(MDR) PC←(PC)+1/MemR, MDRinE, PC+1
C3:IR←(MDR)/MDRout, IRin
C4:指令译码/无
45.(7分)三个进程P1、P2、P3互斥使用一个包含N(N>0)个单元的缓冲区。
P1每次用 produce()生成一个正整数并用 putO)送入缓冲区某一空单元中;P2每次用 getodd()从该缓冲区中取出一个奇数并用countodd()统计奇数个数;P3每次用 geteven()从该缓冲区中取出一个偶数并用 counteven()统计偶数个数。请用信号量机制实现这三个进程的同步与互斥活动,并说明所定义信号量的含义(要求用伪代码描述)。

该科目易错题

该题目相似题